
在技術(shù)論壇上, 臺(tái)積電首次全面公開(kāi)了旗下的3nm及2nm工藝技術(shù)指標(biāo) ,相比3nm工藝,在相同功耗下,2nm速度快10~15%;相同速度下,功耗降低25~30%。
只提升了10%,按照摩爾定律來(lái)看的話,新一代工藝的密度提升是100%才行,實(shí)際中也能達(dá)到70-80%以上才能算新一代工藝。
然而性能及功耗看著還不錯(cuò),但臺(tái)積電的2nm工藝在晶體管密度上擠牙膏,
臺(tái)積電沒(méi)有解釋為何2nm的密度提升如此低,很有可能跟使用的納米片電晶體管(Nanosheet)技術(shù)有關(guān),畢竟這是新一代晶體管結(jié)構(gòu),考驗(yàn)很多。

密度提升只有10%的話,對(duì)蘋果及、AMD、高通、NVIDIA等客戶來(lái)說(shuō),這是不利于芯片提升的,要么就只能將芯片面積做大,這無(wú)疑會(huì)增加成本。
更重要的是,臺(tái)積電表示2nm工藝要到2025年才能量產(chǎn),意味著芯片出貨都要2026年了,4年后才能看到,工藝升級(jí)的時(shí)間也要比之前的5nm、3nm更長(zhǎng)。
因?yàn)楹笳哳A(yù)計(jì)在2024年就要量產(chǎn)20A工藝及改進(jìn)版的18A工藝了,同樣也是“2nm”級(jí)別的。
臺(tái)積電在2nm工藝上的擠牙膏,倒是給了Intel一個(gè)機(jī)會(huì),
目前兩家的2nm工藝都是PPT上的,但是臺(tái)積電這次的2nm工藝表現(xiàn)不盡如人意,這讓Intel勵(lì)志重回半導(dǎo)體工藝第一的目標(biāo)有了可能。
關(guān)鍵詞: 工藝指標(biāo) 晶體管密度 半導(dǎo)體工藝 芯片出貨
網(wǎng)站首頁(yè) |網(wǎng)站簡(jiǎn)介 | 關(guān)于我們 | 廣告業(yè)務(wù) | 投稿信箱
Copyright © 2000-2020 www.hngelin.com All Rights Reserved.
中國(guó)網(wǎng)絡(luò)消費(fèi)網(wǎng) 版權(quán)所有 未經(jīng)書(shū)面授權(quán) 不得復(fù)制或建立鏡像
聯(lián)系郵箱:920 891 263@qq.com
资阳市| 梨树县| 板桥市| 安义县| 界首市| 聊城市| 柏乡县| 泽库县| 铜陵市| 建始县| 文昌市| 出国| 梅河口市| 闵行区| 雷波县| 双峰县| 冷水江市| 松滋市| 新蔡县| 三门峡市| 高唐县| 屯门区| 老河口市| 宁化县| 莎车县| 扶绥县| 勃利县| 沿河| 定日县| 深水埗区| 正宁县| 乐业县| 尚志市| 黄梅县| 六枝特区| 英超| 西丰县| 汝阳县| 柘城县| 仙桃市| 如东县|